首页> 外文OA文献 >VLSI-based parallel architecture for block-matching motion estimation in low bit-rate video coding
【2h】

VLSI-based parallel architecture for block-matching motion estimation in low bit-rate video coding

机译:低比特率视频编码中基于VLSI的块匹配运动估计的并行架构

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In this paper, we proposed a flexible VLSI-based parallel processing architecture for an improved three-step search (ITSS) motion estimation algorithm that is superior to the existing three-step search (TSS) algorithm in all cases and also to the recently proposed new three-step search (NTSS) algorithm if used for low bit-rate video coding, as with the H.261 standard. Based on a VLSI tree processor and an FPGA addressing circuit, the architecture can successfully implement the ITSS algorithm on silicon with the minimum number of gates. Because of the flexibility of the architecture, it can also be extended to implement other three-step search algorithms.
机译:在本文中,我们提出了一种基于VLSI的灵活并行处理架构,用于改进的三步搜索(ITSS)运动估计算法,该算法在所有情况下均优于现有的三步搜索(TSS)算法,并且也优于最近提出的算法。与H.261标准一样,如果用于低比特率视频编码,则采用新的三步搜索(NTSS)算法。基于VLSI树处理器和FPGA寻址电路,该架构可以在门数最少的硅片上成功实现ITSS算法。由于该体系结构的灵活性,它也可以扩展为实现其他三步搜索算法。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号